NBXSPA022LNHTAG ON Semiconductor, NBXSPA022LNHTAG Datasheet - Page 2

no-image

NBXSPA022LNHTAG

Manufacturer Part Number
NBXSPA022LNHTAG
Description
IC CRYSTAL OSC SGL FREQ 6-CLCC
Manufacturer
ON Semiconductor
Datasheet

Specifications of NBXSPA022LNHTAG

Frequency
*
Voltage - Supply
*
Current - Supply
85mA
Operating Temperature
*
Package / Case
6-CLCC
Count
*
Product
XO
Lead Free Status / RoHS Status
Lead free / RoHS Compliant
Á Á Á Á Á
Á Á Á Á Á
Á Á Á Á Á
Á Á Á Á Á
Á Á Á Á Á
Á Á Á Á Á
Á Á Á Á Á
Á Á Á Á Á
Á Á Á Á Á
Á Á Á Á Á
Á Á Á Á Á
Á Á Á Á Á
Á Á Á Á Á
Á Á Á Á Á
Stresses exceeding Maximum Ratings may damage the device. Maximum Ratings are stress ratings only. Functional operation above the
Recommended Operating Conditions is not implied. Extended exposure to stresses above the Recommended Operating Conditions may affect
device reliability.
Table 1. PIN DESCRIPTION
Table 4. MAXIMUM RATINGS
Symbol
Pin No.
V
T
T
I
T
out
stg
DD
sol
A
1
2
3
4
5
6
Positive Power Supply
LVDS Output Current
Operating Temperature Range
Storage Temperature Range
Wave Solder
Á Á Á Á
Á Á Á Á
Á Á Á Á
Á Á Á Á
Á Á Á Á
Á Á Á Á
Á Á Á Á
Á Á Á Á
Á Á Á Á
Á Á Á Á
Á Á Á Á
Á Á Á Á
Á Á Á Á
Á Á Á Á
Symbol
GND
CLK
CLK
V
OE
NC
DD
Table 3. ATTRIBUTES
1. For additional Moisture Sensitivity information, refer to Application Note AND8003/D.
Input Default State Resistor
ESD Protection
Meets or Exceeds JEDEC Standard EIA/JESD78 IC Latchup Test
Á Á Á Á Á
Á Á Á Á Á
Á Á Á Á Á
Á Á Á Á Á
Á Á Á Á Á
Á Á Á Á Á
Á Á Á Á Á
Á Á Á Á Á
Á Á Á Á Á
Á Á Á Á Á
Á Á Á Á Á
Á Á Á Á Á
Á Á Á Á Á
Á Á Á Á Á
LVTTL/LVCMOS
Parameter
Power Supply
Power Supply
LVDS Output
LVDS Output
Control Input
N/A
I/O
Table 2. OUTPUT ENABLE TRI−STATE FUNCTION
Characteristic
Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á
Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á
Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á
Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á
Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á
Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á
Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á
Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á
Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á
Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á
Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á
Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á
Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á
Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á
HIGH Level
LOW Level
Figure 2. Pin Connections
Output Enable Pin. When left floating pin defaults to logic HIGH and output is active.
See OE pin description Table 2.
No Connect
Ground 0 V
Non−Inverted Clock Output. Typically loaded with 100 W receiver termination resistor
across differential pair.
Inverted Clock Output. Typically loaded with 100 W receiver termination resistor across
differential pair.
Positive power supply voltage. Voltage should not exceed 2.5 V ±5% or 3.3 V ±10%.
OE Pin
Human Body Model
Open
Machine Model
GND
OE
NC
http://onsemi.com
See Figure 5
1
2
3
Condition 1
Continuous
GND = 0 V
Surge
2
6
5
4
V
CLK
CLK
Output Pins
(Top View)
DD
High Z
Active
Active
Description
Condition 2
170 kW
Value
200 V
2 kV
−55 to +120
−40 to +85
Rating
260
4.6
25
50
Units
mA
°C
°C
°C
V

Related parts for NBXSPA022LNHTAG