IR3899MTR1PBF International Rectifier, IR3899MTR1PBF Datasheet - Page 31

no-image

IR3899MTR1PBF

Manufacturer Part Number
IR3899MTR1PBF
Description
9A Highly Integrated Single-Input Voltage, Synchronous Buck Regulator in a PQFN package.
Manufacturer
International Rectifier
Datasheet

Specifications of IR3899MTR1PBF

Part Status
Active and Preferred
Package
PQFN / 4 x 5
Circuit
Single Output
Iout (a)
9
Switch Freq (khz)
0 - 1500
Input Range (v)
1.0 - 16
Output Range (v)
0.5 - 12
Pbf
PbF Option Available
computations related to the compensation. The small 
signal value may be obtained from the manufacturer’s 
datasheets, design tools or SPICE models. Alternatively, 
they may also be inferred from measuring the power 
stage transfer function of the converter and measuring 
the double pole frequency F
to compute the small signal C
These result to: 
Select crossover frequency F
Since F
pole and zeros. 
Detailed calculation of compensation Type III: 
Desired Phase Margin Θ = 70° 
Select: 
Select C
Calculate R
Select R
C
C
2
F
F
F
3
LC
ESR
s
/2=300 kHz  
=28.7 kHz 
R
2 *
LC
=5.3 MHz 
2 *
4
3
3
<F
 = 2.2nF. 
 = 1.43 kΩ: 
F
0
F
F
3
F
F
P
<Fs/2<F
, C
2 *
1
1
Z
Z
2
P
Z
31
1
2
1
3
3
*
*
 and C
F
F
R
R
0.5*
F
F
P
o
3
o
3
3
o
C V
;
FEBRUARY 02, 2012 |DATA SHEET | 3.3
ESR
;
*
1 sin
1 sin
C
4
C
2
L
, Type III is selected to place the 
1 sin
1 sin
0.5*
F
*
3
o
2
Z
*
2
in
C V
10.2 nF, Select:
360 pF, Select:
F
o
s
LC
0
*
=120 kHz 
o
 and using equation (17)  
10.6 kHz and
300 kHz
osc
680.6 kHz
;
21.2 kHz
R
3
Single‐Input Voltage, Synchronous Buck Regulator  

1.57 kΩ
 
C
C
2
3
 
 
 
270 pF
10 nF
 
- 31 -
 
 
9A Highly Integrated SupIRBuck
Calculate R
Select R
Setting the Power Good Threshold 
In this design IR3899 is used in normal (non‐tracking,  
non‐sequencing) mode, therefore the PGood thresholds are 
internally set at 90% and 120% of Vref. At startup as soon as 
Vsns voltage reaches 0.9*0.5V=0.45V (Fig. 15), and after 
1.28ms delay, PGood signal is asserted. As long as the Vsns 
voltage is between the threshold range, Enable is high, and no 
fault happens, the PGood remains high. 
The following formula can be used to set the PGood 
threshold. V
R8=2.37KΩ. 
The PGood is an open drain output. Hence, it is necessary to 
use a pull up resistor, R
of the pull‐up resistor must be chosen such as to limit the 
current flowing into the PGood pin to be less than 5mA when  
the output voltage is not in regulation. A typical value used  
is 49.9kΩ. 
OVP comparator also uses Vsns signal for over Voltage 
dectection.With above values for R7 and R8, OVP trip point 
(Vout_
Vref Bypass Capacitor 
A minimum value of  100pF bypass capacitor is recommended 
to be placed between Vref and Gnd pins.This capacitor should 
be placed as close as possible to Vref pin.
Vout
R
6
R
4
_
V V
OVP)
OVP
5
o
2 *
 = 3.32 kΩ: 
V
R
R
-
 is 
ref
R
4
7 (
7 3.32
, R
5
out (PGood
ref
Vref
C
5
1
 and R
4
* ;
2 *
*
R R
V
F
5
*1.2 * ( 7
out PGood TH
0.9*
P
_
C
2
TH
(
6
K
1
;
4
)
6
 can be taken as 90% of Vout. Choose 
PG
*
Vref
R
, from PGood pin to Vcc. The value 
F
4
R
2.37 kΩ Select:
Z
_
2
-
106 Ω, Select:
R
)
R
4
;
8) / 8 1.44
TM
1) * 8
R
  
5
R
R
3.41 kΩ,
IR3899 
R
R
6
(34)
V
4
PD‐97661
2.37 kΩ
100 Ω
 
 
(35)
 
 
 

Related parts for IR3899MTR1PBF