ZEN2024F Zenic, ZEN2024F Datasheet - Page 11

no-image

ZEN2024F

Manufacturer Part Number
ZEN2024F
Description
33MHz Up/down Counter
Manufacturer
Zenic
Datasheet
w w w . D a t a S h e e t 4 U . c o m
注1)コマンドおよび外部ピンのいかなる組合せにおいても、LT,LDは同時実行できません。
注2)コマンドのLT,LDの実行の際には、外部端子LTn,LDnを"1"レベルに固定する必要があります。
5−4.コマンドレジスタ(モード1)
注1)*は任意。
注2)−は他のコマンドフィールドと組合せ可能なことを意味します。
したがって、モード0時にモード1のコマンド群を入力しても実行されません。モード1ではモード0時
にアクセスできなかった比較レジスタBへのアクセスが可能になります。また、ステータスレジスタの
D0は、汎用入力Unのモニタ出力からコンパレータBの出力EQBnに変更されます。本モードのコマンド群は
主に、EXTAn
EQAnのホールドデータINTEQAnのうちいずれかの信号を出力することができます。
時の異常入力フラグAIのホールド出力INTAIn のうち、いずれかの信号を出力することができます。
・EQAn
・EQBn
・EQAn+EQBn
・INTEQAn
・INTEQBn
モード1のコマンド群は、システムモードをモード1に設定することによってはじめて有効になります。
EXTAnピンには、コンパレータAの出力EQAn、コンパレータAとBの論理和出力EQAn+EQBn、または
EXTBnピンには、コンパレータBの出力EQBn、EQBnのホールドデータINTEQBn、または、2相パルス入力
D7
0
0
1
1
1
D6
0
0
1
1
0
*
D5
0
1
0
1
0
*
EXTBnピンに出力する信号を選択するもので、1命令当り1処理が行われます。
D4
0
1
0
1
1
D3
比較レジスタAとアップダウン・カウンタとの比較を行うコンパレータAの出力
結果です。
比較レジスタBとアップダウン・カウンタとの比較を行うコンパレータBの出力
結果です。
コンパレータAとBの論理和出力です。
コンパレータAの出力EQAn のホールド出力で、割り込み出力として利用可能です。
割り込みの許可(EI)、不許可(DI)、リセットの各コマンドをサポートしています。
コンパレータBの出力EQBn のホールド出力で、割り込み出力として利用可能です。
割り込みの許可(EI)、不許可(DI)、リセットのコマンドをサポートしています。
0
0
1
1
1
*
*
コマンドレジスタフォーマット(モード0・1共通)
D2
0
1
*
0
1
*
*
D1
0
0
1
*
*
D0
0
1
*
*
*
アップダウン・カウンタ セレクト (デフォルト)
比較レジスタ
プリロード・レジスタ セレクト (モード0設定時)
プリロード・レジスタ セレクト (モード1設定時)
比較レジスタ
レジスタ 下位バイト セレクト (デフォルト)
レジスタ 中位バイト セレクト
レジスタ 上位バイト セレクト
Z相制御
Z相入力
Z相入力 1回のみ有効 <ZE1>
Z相入力 毎回有効
LT,LD NOP(ラッチ・ロードとも実行しない)
LT(カウンタ・データ・ラッチ)
LD(カウンタ・データ・ロード)
コマンドID(システムモードセレクト、モード1コマンド)
禁止 (コマンドIDを除く)
- 11 -
NOP(現設定を保持し変更しない)
無効
セレクト
セレクト
<ZNE>
<ZEA>
(デフォルト)
(モード1設定時)
(
Z2024J99 ZENIC INC.
ZEN2024F
)

Related parts for ZEN2024F