ZEN2061P Zenic, ZEN2061P Datasheet - Page 3
ZEN2061P
Manufacturer Part Number
ZEN2061P
Description
Max.6ch 96bit Up/down Counter
Manufacturer
Zenic
Datasheet
1.ZEN2061P.pdf
(18 pages)
Available stocks
Company
Part Number
Manufacturer
Quantity
Price
Company:
Part Number:
ZEN2061P
Manufacturer:
PANJIT
Quantity:
14 600
www.DataSheet4U.com
3、端子機能
DIP
11
12
28
29
31
32
13
14
15
18
21
24
34
37
1
2
3
4
5
6
7
8
9
QFP
59
61
62
64
11
12
38
40
43
44
14
17
18
22
28
32
50
53
1
2
3
6
8
C/D
CS1
CS0
RD
R/W
WR
E
RESET
D7
D6
D5
D4
D3
D2
D1
D0
CLK
LD
LT
UP0
DR0
A0
端子記号
∼UP5
∼DR5
∼A5
コマンド
チップセレクト
1、0
リード
リード/ライト
ライト
イネーブル
リセット
データバス
システム
データロード
データラッチ
アップパルス
符号
A相
端子名称
/データ
クロック
I/O
I/O
I
I
I
I
I
I
I
I
I
- 3 -
カウンタトレインの内部レジスタの切り替えに使
用します。”H”でコマンド・レジスタが、”L
”でデータ・レジスタが選択されます。
CPUがカウンタトレインを選択するための入力
です。CPUが本LSIを選択するにはCS1を
”H”にし、かつCS0を”L”にしなければな
りません。
CPU80モード(80/68=”H”)
CPUからのRD信号を入力します。この信号を
”L”にすることによりCPUはカウンタトレイ
ンに対して読みだし動作を行えます。
CPU68モード(80/68=”L”)
CPUからのR/W信号を入力します。この信号
のレベルによりCPUはカウンタトレインに対し
て読みだし、書き込み動作を行えます。
・”H”:読みだし
・”L”:書き込み
CPU80モード(80/68=”H”)
CPUからのWR信号を入力します。この信号を
”L”にすることによりCPUはカウンタトレイ
ンに対して書き込み動作を行えます。
CPU68モード(80/68=”L”)
この端子はCPUとカウンタトレインのデータ転
送の同期信号を入力します。この信号は通常CP
Uのφ2クロックを入力します。
カウンタトレインのレジスタの内容がリセットさ
れます。
CPUとの間でデータ転送を行うための入出力信
号です。
カウンタトレイン内部の信号の同期に使用します
。
この信号の立ち下がり検出時、ロードレジスタの
内容がカウンタに書き込まれます。
カウンタグループ
可、禁止することができます。
この信号の立ち下がり検出時、カウンタの内容が
ラッチレジスタにラッチされます。
カウンタグループ
可、禁止することができます。
アップダウン方式を選択した場合、この信号の立
ち上がり検出時にカウンタが1増加します。
符号+パルス方式を選択した場合、この信号入力
によりカウンタのアップ、ダウンが決まります。
・”H”:増加符号
・”L”:減少符号
インクリメンタル方式を選択した場合、インクリ
メンタル方式2相信号のA相を入力します。
端
1)
1)
毎に、この書き込み動作を許
毎に、この書き込み動作を許
子
ZEN2061P/F
説
明
ZENIC INC.