hys64t128021edl-25fb2 Qimonda, hys64t128021edl-25fb2 Datasheet - Page 15
hys64t128021edl-25fb2
Manufacturer Part Number
hys64t128021edl-25fb2
Description
200-pin So-dimm Ddr2 Sdram Modules Ddr2 Sdram
Manufacturer
Qimonda
Datasheet
1.HYS64T128021EDL-25FB2.pdf
(35 pages)
3.3
1) Timings are guaranteed with CK/CK differential Slew Rate of 2.0 V/ns. For DQS signals timings are guaranteed with a differential Slew
Rev. 1.20, 2008-06
08212006-PKYN-2H1B
Speed Grade
QAG Sort Name
CAS-RCD-RP latencies
Parameter
Clock Period
Row Active Time
Row Active Time
Row Cycle Time
Row Cycle Time
RAS-CAS-Delay
Row Precharge Time
Speed Grade
QAG Sort Name
CAS-RCD-RP latencies
Parameter
Clock Period
Row Active Time
Row Active Time
Row Cycle Time
Row Cycle Time
RAS-CAS-Delay
Row Precharge Time
Rate of 2.0 V/ns in differential strobe mode and a Slew Rate of 1 V/ns in single ended mode.
@ CL = 3
@ CL = 4
@ CL = 5
@ CL = 6
Speed Grade Definitions
@ CL = 3
@ CL = 4
@ CL = 5
Symbol
t
t
t
t
t
t
t
t
t
t
CK
CK
CK
CK
RAS
RAS
RC
RC
RCD
RP
Symbol
t
t
t
t
t
t
t
t
t
CK
CK
CK
RAS
RAS
RC
RC
RCD
RP
DDR2–800D
–25F
5–5–5
Min.
5
3.75
2.5
2.5
45
40
57.5
52.5
12.5
12.5
15
–3S
5–5–5
Min.
5
3.75
3
45
40
60
55
15
15
DDR2–667D
Max.
8
8
8
8
70k
70k
—
—
—
—
DDR2–800E
–2.5
6–6–6
Min.
5
3.75
3
2.5
45
40
60
55
15
15
HYS64T[64/128]02xEDL–[25F/2.5/3S](–)B2
Max.
8
8
8
70k
70k
—
—
—
—
Small Outlined DDR2 SDRAM Modules
Max.
8
8
8
8
70k
70k
—
—
—
—
Unit
t
—
ns
ns
ns
ns
ns
ns
ns
ns
ns
CK
Speed Grade Definition
Speed Grade Definition
t
—
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
Unit
CK
Internet Data Sheet
TABLE 12
TABLE 13
Note
1)2)3)4)
1)2)3)4)
1)2)3)4)
1)2)3)4)5)6)
1)2)3)4)5)7)
1)2)3)4)6)
1)2)3)4)7)
1)2)3)4)
1)2)3)4)
Note
1)2)3)4)
1)2)3)4)
1)2)3)4)
1)2)3)4)
1)2)3)4)5)6)
1)2)3)4)5)7)
1)2)3)4)6)
1)2)3)4)7)
1)2)3)4)
1)2)3)4)