IS43DR16640A-25DBLI ISSI, Integrated Silicon Solution Inc, IS43DR16640A-25DBLI Datasheet - Page 9

no-image

IS43DR16640A-25DBLI

Manufacturer Part Number
IS43DR16640A-25DBLI
Description
Manufacturer
ISSI, Integrated Silicon Solution Inc
Type
DDR2 SDRAMr
Datasheet

Specifications of IS43DR16640A-25DBLI

Organization
64Mx16
Density
1Gb
Address Bus
16b
Access Time (max)
400ps
Maximum Clock Rate
800MHz
Operating Supply Voltage (typ)
1.8V
Package Type
FBGA
Operating Temp Range
-40C to 85C
Operating Supply Voltage (max)
1.9V
Operating Supply Voltage (min)
1.7V
Pin Count
84
Mounting
Surface Mount
Operating Temperature Classification
Industrial
Lead Free Status / Rohs Status
Compliant

Available stocks

Company
Part Number
Manufacturer
Quantity
Price
Part Number:
IS43DR16640A-25DBLI
Manufacturer:
ISSI
Quantity:
126
IS43/46DR81280A, IS43/46DR16640A  
Truth Tables 
Operation or timing that is not specified is illegal, and after such an event, in order to guarantee proper operation, the DRAM must 
be powered down and then restarted through the specified initialization sequence before normal operation can continue. 
Command Truth Table 
Notes: 
1.
2.
3.
4.
5.
6.
7.
8.
9.
Integrated Silicon Solution, Inc. – www.issi.com –
Rev. 00D, 8/17/2010
(Extended) Mode Register
Refresh (REF)
Self Refresh Entry
Sel Refresh Exit
Single Bank Precharge
Precharge All Banks
Bank Activate
Write
Write with Auto Precharge
Read
Read with Auto Precharge
No Operation (NOP)
Device Deselect
Power Down Entry
Power Down Exit
All DDR2 SDRAM commands are defined by states of CS#, RAS#, CAS#, WE# and CKE at the rising edge of the clock. 
Bank addresses BA0, BA1, and BA2 (BA) determine which bank is to be operated upon. For (E)MRS BA selects an (Extended) Mode Register. 
Burst reads or writes at BL=4 cannot be terminated or interrupted. See sections "Reads interrupted by a Read" and "Writes interrupted by a Write" for details. 
The Power Down Mode does not perform any refresh operations. The duration of Power Down is therefore limited by the refresh requirements 
The state of ODT does not affect the states described in this table. The ODT function is not available during Self Refresh.  
“X” means “H or L (but a defined logic level)” 
Self refresh exit is asynchronous. 
VREF must be maintained during Self Refresh operation. 
An refers to the MSBs of addresseses. An=A13 for x8, and An=A12 for x16. 
Function
Previous 
Cycle
H
H
H
H
H
H
H
H
H
H
H
H
H
L
L
CKE
Current 
Cycle
H
H
H
H
H
H
H
H
H
H
H
L
X
X
L
CS#
H
H
H
H
L
L
L
L
L
L
L
L
L
L
L
L
L
L
RAS#
H
H
H
H
H
H
H
H
X
X
X
X
L
L
L
L
L
L
CAS#
H
H
H
H
H
H
H
X
X
X
X
L
L
L
L
L
L
L
WE#
H
H
H
H
H
H
H
H
H
L
X
L
L
L
L
X
X
X
BA2‐BA0
BA
BA
BA
BA
BA
BA
BA
X
X
X
X
X
X
X
X
An
(9)
X
X
X
X
X
X
X
X
X
X
X
X
X
‐A11
Row Address
Opcode
A10
H
H
H
X
X
X
L
L
L
X
X
X
X
Column 1, 2, 3, 10
Column 1, 2, 3, 10
Column 1, 2, 3, 10
Column 1, 2, 3, 10
A9‐A0
X
X
X
X
X
X
X
X
X
Notes
1, 7, 8
1, 2
1, 8
1, 2
1, 2
1, 4
1,4
1
1
1
1
9
 

Related parts for IS43DR16640A-25DBLI