dq8051 Digital Core Design, dq8051 Datasheet

no-image

dq8051

Manufacturer Part Number
dq8051
Description
Manufacturer
Digital Core Design
Datasheet
 
 
optimized  soft  core  of  a  single‐chip  8‐bit  embed‐
ded  controller  dedicated  for  operation  with  fast 
(typically  on‐chip)  and  slow  (off‐chip)  memories. 
The core has been designed with a special concern 
about  performance  to  power  consumption  ratio. 
This ratio is extended by an advanced power man‐
agement unit PMU. 
with  the  industry  standard  8051  8‐bit  microcon‐
troller.  DQ8051  has  build‐in  configurable  DoCD‐
JTAG  on  chip  debugger  supporting  Keil  µVision 
development  platform  and  standalone  DoCD  de‐
bug  software. 
runs  from  19.69  to  26.62  times  faster  than  the 
original  80C51  at  the  same 
formance can also be exploited to great advantage 
in  low  power  applications  where  the  core  can  be 
clocked over ten times more slowly than the origi‐
nal implementation for no performance penalty.  
is  delivered  in  the  exact  configuration  to  meet 
users’ requirements. There is no need to pay extra 
for not used features and wasted silicon. It includes 
fully  automated  testbench  with  complete  set  of 
tests  allowing  easy  package  validation  at  each 
stage of SoC design flow. 
DQ8051  is  a  ultra  high  performance,  speed 
DQ8051  soft  core  is  100%  binary‐compatible 
DQ8051 is fully customizable, which means it 
 
Dhrystone  2.1  benchmark  program 
O V E R V I E W  
Revolutionary Quad‐Pipelined  
Ultra High Performance  
8‐bit Microcontroller 
All trademarks mentioned in this document are trademarks of their respective owners. 
frequency. 
 
 
 Copyright© 1999‐2011 DCD – Digital Core Design. All Rights Reserved 
D
This  per‐
D
ver 6.00 
Q
Q
 
8
8
0
0
5
5
chip) fast external Data Memory ‐ (SXDM)  
speed 
dard 8051 
cute  26.62 times faster than the original 80C51 
at the same frequency 
blocks copying 
Memory ‐ IDM 
Memory ‐ XDM 
States  solution  for  wide  range  of  memories 
Wait  States  solution  for  wide  range  of  memo‐
ries speed 
easy connection to memory 
100% software compatible with industry stan‐
Quad‐Pipelined  architecture  enables  to  exe‐
Up to 25.053 VAX MIPS at 100 MHz 
24 times faster multiplication 
12 times faster addition 
2  Data  Pointers  (DPTR)  for  faster  memory 
Advanced INC & DEC modes 
Auto‐switch of current DPTR 
Up  to  256  bytes  of  internal  (on‐chip)  Data 
Up to 64K bytes of Program Memory 
Up  to  16M  bytes  of  external  (off‐chip)    Data 
Synchronous  interface  for  up  to  64K  bytes  of  (on‐
User  programmable  Program  Memory  Wait 
User  programmable  External  Data  Memory 
De‐multiplexed  Address/Data  bus  to  allow 
1
1
 
 
C P U   F E A T U R E S  
 

Related parts for dq8051

dq8051 Summary of contents

Page 1

...   DQ8051  is  a  ultra  high  performance,  speed  optimized  soft  core  of  a  single‐chip  8‐bit  embed‐ ded  controller  dedicated  for  operation  with  fast  ...

Page 2

... All trademarks mentioned in this document are trademarks of their respective owners.  The  following  tables  give  a  survey  about  the  DQ8051  core  area  in  ASICs  Devices  (CPU  features  and peripherals have been included):   ...

Page 3

... All trademarks mentioned in this document are trademarks of their respective owners.    The  following  parameters  of  the  DQ8051  core  can be easy adjusted to requirements of dedicated  ...

Page 4

... WAIT STATES   The  DQ8051  soft  core  is  dedicated  for  operation with wide range of Program and  Data  memories.  Slow  Program  and  Exter‐ nal  Data  memory  may  assert  a  memory  ...

Page 5

  port0i  port0o  port1i  port1o  port2i  port2o  port3i  port3o idmdatai  prgaddr  sfrdatai  prgdatao  prgdatai  prgdataz  prgrdy  xdatai  xaddress  xdatardy  xdatao  xdataz  xdatard  xdatawr sxdmdatai  sxdmaddr  sxdmdatao  sxdmwe  int0  sxdmoe  int1  idmraddr  idmwaddr  idmdatao  ...

Page 6

    PIN  TYPE  DESCRIPTION   clk  input   Global clock   reset  input   Global reset   port0i  input   Port 0 input   port1i  input   Port 1 input   port2i  input   Port 2 input   port3i  input   Port 3 input   prgdatai  ...

Page 7

    ALU – Arithmetic Logic Unit performs the arithme‐ tic  and  logic  operations  during  execution  of  an  instruction.  It  contains  accumulator  (ACC),  Pro‐ gram Status Word (PSW), (B) registers and related  logic  such  as  arithmetic  unit,  logic  unit,  multiplier  and divider.  ...

Page 8

A  special  care  on  power  consumption  has  been  taken,  and  when  debugger  is  not  used  it  is  auto‐ matically  switched  in  power  save  mode.  Finally  whole debugger is turned off when debug option is  no longer used.  Timers – System timers’ module. Contains two 16  bits configurable timers: Timer 0 (TH0, TL0), Timer  1 (TH1, TL1) and Timers Mode (TMOD) registers. In  the  ...

Page 9

... DQ8051XP  26.6  64k  64k  64k  256  256  DQ8051 family of Pipelined High Performance Microcontroller Cores         For any modification or special request contact  ...

Related keywords