LPC4310FET100,551 NXP Semiconductors, LPC4310FET100,551 Datasheet - Page 144

no-image

LPC4310FET100,551

Manufacturer Part Number
LPC4310FET100,551
Description
IC MCU 32BIT 100TFBGA
Manufacturer
NXP Semiconductors
Series
LPC43xxr
Datasheet

Specifications of LPC4310FET100,551

Core Processor
ARM® Cortex™-M4/M0
Core Size
32-Bit Dual-Core
Speed
150MHz
Connectivity
CAN, EBI/EMI, I²C, Microwire, SPI, SSI, SSP, UART/USART
Peripherals
Brown-out Detect/Reset, DMA, I²S, Motor Control PWM, POR, PWM, WDT
Number Of I /o
64
Program Memory Size
-
Program Memory Type
ROMless
Eeprom Size
-
Ram Size
168K x 8
Voltage - Supply (vcc/vdd)
2.2 V ~ 3.6 V
Data Converters
A/D 12x10b; D/A 1x10b
Oscillator Type
Internal
Operating Temperature
-40°C ~ 85°C
Package / Case
100-TFBGA
Lead Free Status / Rohs Status
Lead free / RoHS Compliant

Available stocks

Company
Part Number
Manufacturer
Quantity
Price
Part Number:
LPC4310FET100,551
Manufacturer:
NXP Semiconductors
Quantity:
10 000
NXP Semiconductors
20. Contents
1
2
3
4
4.1
5
6
6.1
6.2
7
7.1
7.2
7.3
7.4
7.5
7.6
7.6.1
7.6.2
7.7
7.8
7.8.1
7.9
7.10
7.11
7.12
7.13
7.14
7.14.1
7.14.1.1
7.14.2
7.15
7.15.1
7.16
7.16.1
7.16.1.1
7.16.2
7.16.2.1
7.17
7.17.1
7.17.1.1
7.17.2
7.17.2.1
7.17.3
7.17.4
7.17.4.1
7.17.5
LPC4350_30_20_10
Objective data sheet
General description . . . . . . . . . . . . . . . . . . . . . . 1
Features and benefits . . . . . . . . . . . . . . . . . . . . 1
Applications . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4
Ordering information . . . . . . . . . . . . . . . . . . . . . 5
Block diagram . . . . . . . . . . . . . . . . . . . . . . . . . . 6
Pinning information . . . . . . . . . . . . . . . . . . . . . . 7
Functional description . . . . . . . . . . . . . . . . . . 65
Interprocessor communication . . . . . . . . . . . . 65
Nested Vectored Interrupt Controller (NVIC) . 66
AES decryption engine . . . . . . . . . . . . . . . . . . 72
Configurable digital peripherals . . . . . . . . . . . 73
External Memory Controller (EMC). . . . . . . . . 75
Ordering options . . . . . . . . . . . . . . . . . . . . . . . . 5
Pinning . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7
Pin description . . . . . . . . . . . . . . . . . . . . . . . . . 8
Architectural overview . . . . . . . . . . . . . . . . . . 65
ARM Cortex-M4 processor . . . . . . . . . . . . . . . 65
ARM Cortex-M0 co-processor . . . . . . . . . . . . 65
AHB multilayer matrix . . . . . . . . . . . . . . . . . . . 66
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 66
Interrupt sources. . . . . . . . . . . . . . . . . . . . . . . 67
Event router . . . . . . . . . . . . . . . . . . . . . . . . . . 67
Global Input Multiplexer Array (GIMA) . . . . . . 67
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 67
System Tick timer (SysTick) . . . . . . . . . . . . . . 67
On-chip static RAM. . . . . . . . . . . . . . . . . . . . . 67
In-System Programming (ISP) . . . . . . . . . . . . 68
Boot ROM. . . . . . . . . . . . . . . . . . . . . . . . . . . . 68
Memory mapping . . . . . . . . . . . . . . . . . . . . . . 69
Security features. . . . . . . . . . . . . . . . . . . . . . . 72
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 72
One-Time Programmable (OTP) memory . . . 72
General Purpose I/O (GPIO) . . . . . . . . . . . . . 72
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 72
State Configurable Timer (SCT) subsystem . . 73
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 73
Serial GPIO (SGPIO) . . . . . . . . . . . . . . . . . . . 74
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 74
AHB peripherals . . . . . . . . . . . . . . . . . . . . . . . 74
General Purpose DMA (GPDMA) . . . . . . . . . . 74
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 74
SPI Flash Interface (SPIFI). . . . . . . . . . . . . . . 75
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 75
SD/MMC card interface . . . . . . . . . . . . . . . . . 75
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 76
High-speed USB Host/Device/OTG interface
(USB0) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 76
All information provided in this document is subject to legal disclaimers.
Rev. 2.1 — 23 September 2011
7.17.5.1
7.17.6
7.17.6.1
7.17.7
7.17.7.1
7.17.8
7.17.8.1
7.18
7.18.1
7.18.1.1
7.18.2
7.18.2.1
7.18.3
7.18.3.1
7.18.4
7.18.4.1
7.18.5
7.18.5.1
7.18.6
7.18.6.1
7.18.7
7.18.7.1
7.19
7.19.1
7.19.1.1
7.19.2
7.19.3
7.19.3.1
7.19.4
7.19.4.1
7.19.5
7.19.5.1
7.20
7.20.1
7.20.1.1
7.20.2
7.20.2.1
7.21
7.21.1
7.21.1.1
7.21.2
7.22
7.22.1
7.22.2
7.22.3
7.22.4
32-bit ARM Cortex-M4/M0 microcontroller
Features. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 76
High-speed USB Host/Device interface with
ULPI (USB1) . . . . . . . . . . . . . . . . . . . . . . . . . 77
Features. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 77
LCD controller . . . . . . . . . . . . . . . . . . . . . . . . 77
Features. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 77
Ethernet . . . . . . . . . . . . . . . . . . . . . . . . . . . . 78
Features. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 78
Digital serial peripherals. . . . . . . . . . . . . . . . . 78
UART1 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 78
Features. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 79
USART0/2/3 . . . . . . . . . . . . . . . . . . . . . . . . . . 79
Features. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 79
SPI serial I/O controller . . . . . . . . . . . . . . . . . 79
Features. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 80
SSP serial I/O controller. . . . . . . . . . . . . . . . . 80
Features. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 80
I
Features. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 80
I
Features. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 81
C_CAN. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 81
Features. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 82
Counter/timers and motor control . . . . . . . . . 82
General purpose 32-bit timers/external
event counters . . . . . . . . . . . . . . . . . . . . . . . . 82
Features. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 82
Motor control PWM . . . . . . . . . . . . . . . . . . . . 82
Quadrature Encoder Interface (QEI) . . . . . . . 83
Features. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 83
Repetitive Interrupt (RI) timer. . . . . . . . . . . . . 83
Features. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 83
Windowed WatchDog Timer (WWDT) . . . . . . 83
Features. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 84
Analog peripherals . . . . . . . . . . . . . . . . . . . . . 84
Analog-to-Digital Converter (ADC0/1) . . . . . . 84
Features. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 84
Digital-to-Analog Converter (DAC). . . . . . . . . 84
Features. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 84
Peripherals in the RTC power domain . . . . . . 85
RTC . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 85
Features. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 85
Alarm timer. . . . . . . . . . . . . . . . . . . . . . . . . . . 85
System control . . . . . . . . . . . . . . . . . . . . . . . . 85
Configuration registers (CREG) . . . . . . . . . . . 85
System Control Unit (SCU) . . . . . . . . . . . . . . 85
Clock Generation Unit (CGU) . . . . . . . . . . . . 86
Internal RC oscillator (IRC) . . . . . . . . . . . . . . 86
2
2
C-bus interface . . . . . . . . . . . . . . . . . . . . . . 80
S interface . . . . . . . . . . . . . . . . . . . . . . . . . . 81
LPC4350/30/20/10
© NXP B.V. 2011. All rights reserved.
continued >>
144 of 145

Related parts for LPC4310FET100,551