ICL7660ESA+ Maxim Integrated Products, ICL7660ESA+ Datasheet - Page 15

IC VOLTAGE CONVERTER 8-SOIC

ICL7660ESA+

Manufacturer Part Number
ICL7660ESA+
Description
IC VOLTAGE CONVERTER 8-SOIC
Manufacturer
Maxim Integrated Products
Type
Switched Capacitor (Charge Pump), Divider, Doubler, Invertingr
Datasheets

Specifications of ICL7660ESA+

Internal Switch(s)
Yes
Synchronous Rectifier
No
Number Of Outputs
1
Current - Output
20mA
Frequency - Switching
10kHz
Voltage - Input
1.5 ~ 10 V
Operating Temperature
-40°C ~ 85°C
Mounting Type
Surface Mount
Package / Case
8-SOIC (3.9mm Width)
Power - Output
471mW
Function
Inverting/Step Up
Output Voltage
- 1.5 V to - 10 V or 3 V to 20 V
Output Current
20 mA
Maximum Operating Temperature
+ 85 C
Minimum Operating Temperature
- 40 C
Mounting Style
SMD/SMT
Primary Input Voltage
10V
No. Of Outputs
1
No. Of Pins
8
Operating Temperature Range
-40°C To +85°C
Dropout Voltage Vdo
500mV
Filter Terminals
SMD
Rohs Compliant
Yes
Lead Free Status / RoHS Status
Lead free / RoHS Compliant
Voltage - Output
-
Lead Free Status / Rohs Status
Lead free / RoHS Compliant
非デマルチプレックスDIV1モード
MAX104は、非デマルチプレックスDIV1モードにおいて
最大500Mspsまで動作可能です(表2)。このモードに
おいては、内部デマルチプレックスはディセーブルさ
れ、サンプリングされたデータは主ポートのみに現れ
ます。補助ポートにはそのデータが1クロックサイクル
遅れて現れます(図6)。補助出力ポートは主出力ポート
と同じデータストリームを含むため、AUXEN1及び
AUXEN2をディジタルグランド(GNDD)に接続すること
により、補助ポートをシャットダウンして電力を節約
することができます。これにより、内部バイアスセル
がパワーダウンして、補助ポートの両方の出力(真及び
コンプリメンタリ)がロジックハイレベルにプルアップ
されます。全ての補助出力ポートからPECL終端電源
図6. 非デマルチプレックスDIV1モードのタイミング図
図7. デマルチプレックスDIV2モードのタイミング図
DATA PORT
DATA PORT
DATA PORT
DATA PORT
AUXILIARY
AUXILIARY
PRIMARY
PRIMARY
DREADY
DREADY
NOTE: THE LATENCY TO THE PRIMARY PORT IS 7.5 CLOCK CYCLES, AND THE LATENCY TO THE AUXILIARY PORT IS 8.5 CLOCK CYCLES.
DREADY+
CLK
DREADY-
NOTE: THE AUXILIARY PORT DATA IS DELAYED ONE ADDITIONAL CLOCK CYCLE FROM THE PRIMARY PORT DATA.
DREADY+
CLK
DREADY-
CLK+
CLK-
CLK+
CLK-
BOTH THE PRIMARY AND AUXILIARY DATA PORTS ARE UPDATED ON THE RISING EDGE OF THE DREADY+ CLOCK.
GROUNDING AUXEN1 AND AUXEN2 WILL POWER DOWN THE AUXILIARY PORT TO SAVE POWER.
n
n
______________________________________________________________________________________
ADC SAMPLE NUMBER
ADC SAMPLE NUMBER
n+1
n+1
n+2
n+2
n+3
n+3
2.2GHzトラック/ホールドアンプ内蔵
n+4
n+4
ADC SAMPLES ON THE RISING EDGE OF CLK+
ADC SAMPLES ON THE RISING EDGE OF CLK+
n+5
n+5
n+6
n+6
± 5V、1Gsps、8ビットADC
(V
取り外すことにより、さらに電力を節約できます。
デマルチプレックスDIV2モード
MAX104は、内部で選択可能なDIV2モードを備えてい
ます(表2)。このモードは、出力データ速度をサンプル
クロック速度の半分に低減します。デマルチプレックス
された出力はデュアル8ビットフォーマットの形になり、
主及び補助出力ポートに2つの連続するサンプルがデータ
レディクロックの立上がりエッジで現れます(図7)。
補助データポートが以前のサンプルを含み、主出力が
最新のデータサンプルを含みます。補助ポートPECL
出力ドライバをパワーアップするには、AUXEN1と
AUXEN2がV
n+7
n+7
CC
O - 2V)に接続されている外部50Ω終端抵抗を
n+8
n+8
n-1
n
CC
n+1
n+9
Oに接続されていることが必要です。
n+9
n
n+10
n+1
n+10
n+2
n+1
n+2
n+11
n+11
n+2
n+3
n+12
n+4
n+12
n+3
n+3
n+4
n+13
n+13
n+4
n+5
15

Related parts for ICL7660ESA+