AMD-K6 AMD [Advanced Micro Devices], AMD-K6 Datasheet - Page 345

no-image

AMD-K6

Manufacturer Part Number
AMD-K6
Description
AMD-K6 Processor
Manufacturer
AMD [Advanced Micro Devices]
Datasheet

Available stocks

Company
Part Number
Manufacturer
Quantity
Price
Part Number:
AMD-K6-2
Manufacturer:
AMD
Quantity:
20 000
Part Number:
AMD-K6-2/233AFR
Manufacturer:
AMD
Quantity:
20 000
Part Number:
AMD-K6-2/350AFR
Manufacturer:
AMD
Quantity:
20 000
Part Number:
AMD-K6-2/400AFR
Manufacturer:
SMC
Quantity:
4
Part Number:
AMD-K6-2/475ACK
Manufacturer:
CPGA
Quantity:
20 000
Part Number:
AMD-K6-2/533AFX
Manufacturer:
INTEL
Quantity:
37
Part Number:
AMD-K6-2/533AFX
Manufacturer:
AMD
Quantity:
20 000
20695H/0—March 1998
Regulator, Voltage . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 262
Replacement, Cache-Line . . . . . . . . . . . . . . . . . . . . . . 177
Requirements, Pin Connection . . . . . . . . . . . . . . . . . . . . . . 231
Reserved . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 110
RESET . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 110
Return Address Stack. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 20
Revision Identifier, SMM . . . . . . . . . . . . . . . . . . . . . . . . . . . 198
RISC86 Microarchitecture . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8
RSM Instruction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 199
RSVD . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 110
S
SAMPLE/PRELOAD instruction . . . . . . . . . . . . . . . . . . . . . 212
Scheduler, Centralized . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 16
Scheduler/Instruction Control Unit . . . . . . . . . . . . . . . . . . . . 9
SCYC . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 111
Sector, Write to a . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 178
Segment Descriptor . . . . . . . . . . . . . . . . . . . . . . . . . .24
Segment Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24
Segment Usage . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24
Segment, Task State . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 41
Selectable Drive Strength . . . . . . . . . . . . . . . . . . . . . . . . . . 237
Shift-DR state . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 214
Shift-IR state . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 214
Shutdown Cycle . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 160
Signal Descriptions. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 79
Signal Switching Characteristics. . . . . . . . . . . . . . . . . 241
Signal Timing, RESET and Test . . . . . . . . . . . . . . . . . . . . . 252
Signals
Index
IR . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 206
MCAR. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 37
memory management . . . . . . . . . . . . . . . . . . . . . . . . . 39
MMX. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 29
segment . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24
STAR . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 282
TAP. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 206
TR12 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 38
WHCR . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 39
and Test Signal Timing. . . . . . . . . . . . . . . . . . . . . . . . . . . 252
signals sampled during. . . . . . . . . . . . . . . . . . . . . . . . . . . 167
state of processor after. . . . . . . . . . . . . . . . . . . . . . . 168
A[20:3] . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 237
A[31:3] . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 80
A20M# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 79
ADS# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .81
ADSC# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 81
AHOLD . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 82
AP . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 83
APCHK#. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 84
BE[7:0]# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 85
BF[2:0] . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 86
BOFF# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 87
BRDY# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 88
BRDYC# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 89
BREQ . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 90
CACHE#. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 90
CLK . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 91
D/C# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 91
D[63:0] . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 92
DP[7:0] . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 93
EADS# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 94
EWBE# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 95
FERR# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 96
Preliminary Information
,
,
168
237
,
45
,
,
,
,
,
,
,
,
,
,
,
,
,
,
,
,
,
283
300
283
184
224
291
202
287
311
238
194
238
224
227
150
237
175
224
191
47
Signals Sampled During RESET . . . . . . . . . . . . . . . . . . . . 167
Signals, Output. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 168
Signals, TAP . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 205
Single-Transfer Memory Read and Write . . . . . . . . . . . . . 126
SMI# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 111
SMIACT#. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 112
SMM . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 193
Snoop. . . . . . . . . . . . . . . . . . . . . . 112
Snooping, Cache. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 186
Snooping, Internal . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 183
Software Environment. . . . . . . . . . . . . . . . . . . . . . . . . . 21
Special Bus Cycle. . . . . . . . . . . . . 88
Special Bus Cycles . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 158
Special Cycle . . . . . . . . . . . . . . . . . 95
Specifications, Package. . . . . . . . . . . . . . . . . . . . . . . . 271
Specifications, Package Thermal . . . . . . . . . . . . . . . . 259
Split Cycle . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 111
Stack, Return Address. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 20
State Machine Diagram, Bus. . . . . . . . . . . . . . . . . . . . . . . . 123
State of Processor After INIT . . . . . . . . . . . . . . . . . . . 170
State of Processor After RESET . . . . . . . . . . . . . . . . 168
States, Cache . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 182
State-Save Area, SMM . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 196
FLUSH# . . . . . . . . . . . . . . . . . . . . . . 97
HIT# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 98
HITM# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 98
HLDA . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 99
HOLD . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 99
IGNNE#. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 100
INIT . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 101
INTR . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 102
INV . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 102
KEN# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 103
LOCK#. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 104
M/IO#. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 105
NA# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 106
NMI . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 106
PCD . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 107
PCHK# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 108
PWT. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 109
RESET. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 110
RSVD. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 110
SCYC . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 111
SMI# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 111
SMIACT#. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 112
STPCLK# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 113
TCK . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 113
TDI. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 114
TDO . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 114
TMS . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 114
TRST# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 115
VCC2DET . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 115
VCC2H/L#. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 287
W/R# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 115
WB/WT# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 116
base address . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 199
default register values. . . . . . . . . . . . . . . . . . . . . . . . . . . 193
halt restart slot. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 199
I/O trap DWORD . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 200
I/O trap restart slot . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 201
operating mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 193
revision identifier . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 198
state-save area . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 196
. . . . . . . . . . . . . . . . . . . . . . . . . . 160
AMD-K6
®
,
,
,
116
113
Processor Data Sheet
97
,
,
,
,
167
113
132
158
161
,
,
,
,
184
161
119
183
176
,
,
,
,
,
,
,
,
,
204
193
193
200
132
237
237
185
224
,
,
,
,
,
,
,
,
,
,
,
,
,
,
,
,
,
,
,
,
,
327
224
238
191
224
224
224
224
224
193
225
287
238
291
224
193
297
186
281
225
158
225
319
313
291
291

Related parts for AMD-K6