PEB20534H-10V2.1 Infineon Technologies, PEB20534H-10V2.1 Datasheet - Page 5

no-image

PEB20534H-10V2.1

Manufacturer Part Number
PEB20534H-10V2.1
Description
Communication Controller 208-Pin FQFP
Manufacturer
Infineon Technologies
Datasheets

Available stocks

Company
Part Number
Manufacturer
Quantity
Price
Part Number:
PEB20534H-10V2.1
Manufacturer:
MICRON
Quantity:
78
Table of Contents
1
1.1
1.2
1.2.1
1.2.2
1.3
1.4
1.4.1
1.4.1.1
1.4.1.2
1.4.1.3
2
2.1
2.2
3
4
4.1
4.1.1
4.1.2
4.2
5
5.1
5.1.1
5.1.2
5.1.2.1
5.1.2.2
5.1.2.3
5.1.2.4
5.1.3
5.2
5.2.1
5.2.2
5.2.3
5.2.4
5.2.5
5.2.6
6
6.1
6.1.1
Data Sheet
Overview . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 18
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 19
Differences between the DSCC4 and the ESCC Family . . . . . . . . . . . . . . 22
Logic Symbol . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23
Typical Applications . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24
Pin Descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 29
Pin Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 29
Pin Definitions and Functions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 30
Functional Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 48
Microprocessor Bus Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 51
PCI Bus Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 51
De-multiplexed Bus Interface Extension . . . . . . . . . . . . . . . . . . . . . . . . . . 53
DMA Controller and Central FIFOs . . . . . . . . . . . . . . . . . . . . . . . . . . . . 57
DMAC Operational Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 59
Central FIFOs Operational Description . . . . . . . . . . . . . . . . . . . . . . . . . . . 85
Multi Function Port (MFP) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 96
Local Bus Interface (LBI) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 98
Enhancements to the ESCC Serial Core . . . . . . . . . . . . . . . . . . . . . . . . 22
Simplifications to the ESCC Serial Core . . . . . . . . . . . . . . . . . . . . . . . . 22
Application Examples . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 26
Supported PCI Transactions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 51
PCI Configuration Space Register Overview . . . . . . . . . . . . . . . . . . . . . 52
DMAC Register Overview . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 59
DMAC Control and Data Structures . . . . . . . . . . . . . . . . . . . . . . . . . . . . 64
DMAC Interrupt Controller . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 81
Central FIFO Register Overview . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 85
Central Transmit FIFO (TFIFO) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 89
Central Receive FIFO (RFIFO) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 92
DMAC Internal Arbitration Scheme . . . . . . . . . . . . . . . . . . . . . . . . . . . . 93
DMAC Performance . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 94
Little / Big Endian Byte Swap Convention . . . . . . . . . . . . . . . . . . . . . . . 95
LBI Bus Modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 99
HSSI Application - DCE Adapter . . . . . . . . . . . . . . . . . . . . . . . . . . . . 26
HSSI Application - DTE Adapter . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27
General Data Application . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 28
DMAC Transmit Descriptor Lists . . . . . . . . . . . . . . . . . . . . . . . . . . . . 66
DMAC Receive Descriptor Lists . . . . . . . . . . . . . . . . . . . . . . . . . . . . 71
DMAC Operation Using Hold-Bit Control Mechanism . . . . . . . . . . . . 76
DMAC Operation Using Last Descriptor Address Control Mode . . . . 78
5
PEB 20534
PEF 20534
2000-05-30
Page

Related parts for PEB20534H-10V2.1