PEB 20542 F V1.3 Infineon Technologies, PEB 20542 F V1.3 Datasheet - Page 7

no-image

PEB 20542 F V1.3

Manufacturer Part Number
PEB 20542 F V1.3
Description
IC CTRLR DMA SERIAL 2-CH TQFP144
Manufacturer
Infineon Technologies
Series
SEROCCO™r
Datasheet

Specifications of PEB 20542 F V1.3

Function
Serial Optimized Communications Controller
Interface
HDLC, PPP
Number Of Circuits
2
Voltage - Supply
3 V ~ 3.6 V
Current - Supply
50mA
Power (watts)
150mW
Operating Temperature
0°C ~ 70°C
Mounting Type
Surface Mount
Package / Case
144-LFQFP
Includes
Bit Processor Functions, Serial Communication Controllers (SCCs)
Lead Free Status / RoHS Status
Lead free / RoHS Compliant
Other names
PEB20542FV1.3X
SP000007633
Table of Contents
4.4.2.3
4.4.3
4.4.4
4.4.4.1
4.4.4.2
4.4.4.3
4.5
4.5.1
4.5.2
4.5.3
4.5.4
4.5.4.1
4.6
4.6.1
4.6.2
4.6.3
5
5.1
5.2
5.2.1
5.2.2
5.2.3
5.2.4
6
6.1
6.2
6.2.1
6.2.2
6.3
6.3.1
6.3.2
6.3.3
7
7.1
7.2
7.3
7.4
7.5
7.6
7.7
7.7.1
Data Sheet
BISYNC Protocol Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 106
Procedural Support (Layer-2 Functions) . . . . . . . . . . . . . . . . . . . . . . . . . 109
Register Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 120
Register Overview . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 120
Detailed Register Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 126
Programming . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 258
Initialization . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 258
Interrupt Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 258
Internal DMA Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 263
Electrical Characteristics . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 272
Absolute Maximum Ratings . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 272
Operating Range
DC Characteristics . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 273
AC Characteristics . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 274
Capacitances . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 274
Thermal Package Characteristics . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 275
Timing Diagrams . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 276
Data Transmission . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 101
Special Functions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 102
Character Framing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 106
Data Reception . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 107
Data Transmission . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 108
Special Functions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 109
Full-Duplex LAPB/LAPD Operation . . . . . . . . . . . . . . . . . . . . . . . . . . . 109
Half-Duplex SDLC-NRM Operation . . . . . . . . . . . . . . . . . . . . . . . . . . . 115
Signaling System #7 (SS7) Operation . . . . . . . . . . . . . . . . . . . . . . . . . 117
Global Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 126
Channel Specific SCC Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 143
Channel Specific DMA Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 239
Miscellaneous Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 255
Data Transmission (Interrupt Driven) . . . . . . . . . . . . . . . . . . . . . . . . . . 258
Data Reception (Interrupt Driven) . . . . . . . . . . . . . . . . . . . . . . . . . . . . 260
Data Transmission (DMA Controlled) . . . . . . . . . . . . . . . . . . . . . . . . . 263
Data Reception (DMA Controlled) . . . . . . . . . . . . . . . . . . . . . . . . . . . . 266
Buffer Switched Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 270
Microprocessor Interface Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 276
Storage of Receive Data . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 101
Break Detection/Generation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 102
In-band Flow Control by XON/XOFF Characters . . . . . . . . . . . . . . . 102
Out-of-band Flow Control . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 104
Preamble Transmission . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 109
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 272
7
PEB 20542
PEF 20542
2000-09-14
Page

Related parts for PEB 20542 F V1.3