peb20534 Infineon Technologies Corporation, peb20534 Datasheet - Page 8

no-image

peb20534

Manufacturer Part Number
peb20534
Description
Dma Supported Serial Communication Controller With 4 Channels
Manufacturer
Infineon Technologies Corporation
Datasheet

Available stocks

Company
Part Number
Manufacturer
Quantity
Price
Part Number:
peb20534H-10-V2.1
Manufacturer:
INF
Quantity:
5 510
Part Number:
peb20534H-10-V2.1
Manufacturer:
PHILIPS
Quantity:
5 510
Part Number:
peb20534H-10V2.1
Manufacturer:
MICRON
Quantity:
78
Part Number:
peb20534H-52V2.0
Manufacturer:
SIEMENS
Quantity:
5 510
Part Number:
peb20534H-52V2.0
Manufacturer:
SIEMENS
Quantity:
5 510
Part Number:
peb20534H10-V21
Manufacturer:
Infineon Technologies
Quantity:
10 000
Part Number:
peb20534H52-V2.1
Manufacturer:
Infineon Technologies
Quantity:
10 000
Table of Contents
8.2.2.2
8.2.2.3
8.2.3
8.2.4
8.2.4.1
8.2.4.2
8.2.4.3
8.3
8.3.1
8.3.2
8.3.3
8.3.4
8.3.4.1
8.3.4.2
9
9.1
9.2
9.3
9.4
9.4.1
10
10.1
10.2
10.3
10.3.1
10.3.1.1
10.3.1.2
10.3.2
10.3.2.1
10.3.2.2
10.3.3
10.3.3.1
10.3.3.2
10.3.3.3
10.3.3.4
11
11.1
11.1.1
11.1.1.1
11.1.2
11.1.2.1
Data Sheet
Character Oriented Synchronous (BISYNC) Protocol Mode . . . . . . . . . . 198
Reset and Initialization Procedure . . . . . . . . . . . . . . . . . . . . . . . . . . . . 201
Reset and Power-On . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 201
Initialization Example . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 203
Start of Operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 207
Initialization Example . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 214
Detailed Register Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 220
Register Range Overview and Address Mapping . . . . . . . . . . . . . . . . . . 221
PCI Configuration Space - Detailed Register Description . . . . . . . . . . . . 222
On-Chip Registers Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 228
Host Memory Organization . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 374
Linked List Structure . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 374
Data Transmission . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 193
Special Functions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 193
Character Framing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 198
Data Reception . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 198
Data Transmission . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 199
Special Functions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 200
Test Loop For Data Transfer in HDLC Address Mode 0 . . . . . . . . . . . 214
Global Registers - Detailed Register Description . . . . . . . . . . . . . . . . 228
SCC Registers - Detailed Register Description . . . . . . . . . . . . . . . . . . 272
Peripheral Registers - Detailed Register Description . . . . . . . . . . . . . 349
Transmit Descriptor Lists . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 374
Receive Descriptor Lists . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 378
Isochronous Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 192
Storage of Receive Data . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 192
Break Detection/Generation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 193
In-band Flow Control by XON/XOFF Characters . . . . . . . . . . . . . . . 193
Out-of-band Flow Control . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 195
Preamble Transmission . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 200
CRC Parity Inhibit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 200
Global Registers Overview . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 228
Global Registers Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 231
SCC Registers Overview . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 272
SCC Registers Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 274
Peripheral Registers Overview . . . . . . . . . . . . . . . . . . . . . . . . . . . . 349
LBI Registers Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 351
SSC Registers Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 355
GPP Registers Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 368
Transmit Descriptor . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 374
Receive Descriptor . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 379
8
PEB 20534
PEF 20534
2000-05-30
Page

Related parts for peb20534