AMD-K6-IIIE+550ACR AMD (ADVANCED MICRO DEVICES), AMD-K6-IIIE+550ACR Datasheet - Page 367

no-image

AMD-K6-IIIE+550ACR

Manufacturer Part Number
AMD-K6-IIIE+550ACR
Description
Manufacturer
AMD (ADVANCED MICRO DEVICES)
Datasheet

Specifications of AMD-K6-IIIE+550ACR

Lead Free Status / RoHS Status
Not Compliant
23543A/0—September 2000
SIMD . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 15
Single Instruction Multiple Data (SIMD) operations . . . . . 15
Single-Transfer Memory Read and Write. . . . . . . . . . . . . . 158
SMI# Signal . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 130
SMIACT# Signal . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 131
SMM . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 241
Snooping . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 131
Software Environment . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27
Software Prefetching . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 220
Special Bus Cycles
Index
HITM# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 113
HLDA . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 114
HOLD . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 115
IGNNE# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 116
INIT . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 117
INTR. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 118
INV . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 118
KEN# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 119
LOCK# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 120
logic symbol (figure). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 91
M/IO# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 121
NA#. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 122
negated . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 93
NMI. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 123
output. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 200
PCD . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 124
PCHK# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 125
PWT . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 126
RESET . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 127
RSVD . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 128
sampled . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 93
sampled during RESET . . . . . . . . . . . . . . . . . . . . . . . . . . 199
SCYC . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 129
SMI# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 130
SMIACT# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 131
STPCLK# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 132
switching characteristics . . . . . . . . . . . . . . . . . . . . . . . . . 297
TCK . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 133
TDI . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 133
TDO . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 133
terminology . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 93
Test Access Port (TAP) . . . . . . . . . . . . . . . . . . . . . . . . . . . 254
timing (figures) . . . . . . . . . . . . . . . . . . . . .159
TMS . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 134
TRST# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 134
VCC2DET . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 135
VCC2H/L# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 136
VID[4:0] . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 137
W/R#. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 138
WB/WT# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 139
cache states (table) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 226
data cache . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 223
instruction cache. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 223
internal cache . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 223
processor-initiated . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 223
descriptors . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 59
exceptions (table) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 62
gates . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 59
instructions supported . . . . . . . . . . . . . . . . . . . . . . . . . . . . 63
interrupts (table) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 62
memory management registers . . . . . . . . . . . . . . . . . . . . . 54
model-specific registers (MSR) . . . . . . . . . . . . . . . . . . . . . 44
paging. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 56
registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27
BRDY# timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 103
cache invalidation. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 190
,
241
197
,
,
,
,
,
,
,
,
280
280
280
280
280
241
139
311
,
,
,
,
,
,
,
,
,
,
,
,
240
283
283
283
283
283
241
280
314
151
280
241
164
Speculative EWBE# Disable (SEWBED). . . . . . . . . . . . . . . 230
Split Cycle . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 129
Standard-Power Devices . . . . . . . . . . . . . . . . . . . . . 4
STAR . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 44
State
Stepping ID . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 202
Stop
Stop Grant Time-Out Counter Field . . . . . . . . . . . . . . . . . . 150
Storage Temperature. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 289
STPCLK# Signal . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 132
Super7 Platform . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1
Switching Characteristics . . . . . . . . . . . . . . . . . . . . . . . . . . . 298
SYSCALL Instruction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 80
SYSCALL/SYSRET Target Address Register (STAR) . 44
SYSRET Instruction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 80
System
System Design
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 202
cache writeback invalidation . . . . . . . . . . . . . . . . . . . . . . 190
definition (table) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 142
differentiating . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 142
encoding . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 142
enhanced power management . . . . . . . . . . . . . . . . . . . . . 145
EPM stop grant . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 190
EWBE# timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 110
examples. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 190
flush acknowledge . . . . . . . . . . . . . . . . . . 112
halt . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 190
shutdown . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 190
signal states (table) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 142
stop grant . . . . . . . . . . . . . . . . . . . . . . . . . 132
System Management Mode (SMM) . . . . . . . . . . . . . . . . . 247
bus machine (figure) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 155
cache . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 221
processor
clock . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 132
clock state . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 193
grant
grant state . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 283
advantages . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9
initiative . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8
100-MHz bus operation . . . . . . . . . . . . . . . . . . . . . . . . . . . 298
66-MHz bus operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . 299
input setup and hold timings for 100-MHz bus. . . . . . . . 302
input setup and hold timings for 66-MHz bus. . . . . . . . . 306
output delay timings for 100-MHz bus . . . . . . . . . . . . . . 300
output delay timings for 66-MHz bus . . . . . . . . . . . . . . . 304
signal. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 297
valid delay, float, setup, and hold timings . . . . . . . . . . . 300
management interrupt . . . . . . . . . . . . . . . . . . . . . . . . . . . 130
management interrupt active. . . . . . . . . . . . . . . . . . . . . . 131
airflow management . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 321
ATX form factor. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 322
component placement. . . . . . . . . . . . . . . . . . . . . . . . . . . . 294
decoupling recommendations . . . . . . . . . . . . . . . . . . . . . 294
heatsink . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 320
pin connection requirements . . . . . . . . . . . . . . . . . . . . . . 295
power connections . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 293
voltage regulator . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 319
AMD-K6™-IIIE+ Embedded Processor Data Sheet
after INIT . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 203
after RESET. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 200
power dissipation . . . . . . . . . . . . . . . . . . . . . . . . .291
inquire state. . . . . . . . . . . . . . . . . . . . . . . . . 277
state . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 193
,
,
164
190
,
,
,
,
,
,
190
191
193
288
280
280
48
,
,
,
,
,
,
,
,
,
,
,
,
190
190
212
280
192
281
336
202
292
285
282
282
280
345
48
,

Related parts for AMD-K6-IIIE+550ACR