AMD-K6-IIIE+550ACR AMD (ADVANCED MICRO DEVICES), AMD-K6-IIIE+550ACR Datasheet - Page 368

no-image

AMD-K6-IIIE+550ACR

Manufacturer Part Number
AMD-K6-IIIE+550ACR
Description
Manufacturer
AMD (ADVANCED MICRO DEVICES)
Datasheet

Specifications of AMD-K6-IIIE+550ACR

Lead Free Status / RoHS Status
Not Compliant
AMD-K6™-IIIE+ Embedded Processor Data Sheet
System Management Mode (SMM) . . . . . . . . . . . . . . . . . . . 241
T
TAP . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 253
Task State Segment (TSS) . . . . . . . . . . . . . . . . . . . . . . . . . . . 55
TCK Signal. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 133
TDI Signal . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 133
TDO Signal . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 133
Technical Publications . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . iii
Technical Support . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . iii
Temperature . . . . . . . . . . . . . . . . . . . . . . . . . . . . 288
Terminology, Signals. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 93
Test
Test Access Port (TAP)
346
AMD PowerNow!™ features . . . . . . . . . . . . . . . . . . . . . . 145
base address . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 246
debugging in . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 250
default register values . . . . . . . . . . . . . . . . . . . . . . . . . . . 241
enhanced power management . . . . . . . . . . . . . . . . . . . . . 145
entering . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 241
exceptions in . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 250
halt restart slot . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 246
I/O trap doubleword . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 247
I/O trap restart slot . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 248
INIT . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 242
initial register state (table) . . . . . . . . . . . . . . . . . . . . . . . 243
interrupts in . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 250
memory (figure) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 242
NMI. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 242
operating mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 241
revision identifier . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 245
RSM instruction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 241
SMI# interrupt . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 241
SMIACT# signal . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 241
state-save area (table) . . . . . . . . . . . . . . . . . . . . . . . . . . . 243
system management interrupt active signal . . . . . . . . . 131
system management interrupt signal . . . . . . . . . . . . . . . 130
ambient . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 315
case. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 319
case-to-ambient . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 316
extended for low-power devices . . . . . . . . . . . . . . . . . . . 315
storage . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 289
boundary-scan . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 253
built-in self-test (BIST). . . . . . . . . . . . . . . . . . . . . . . . . . . 251
cache inhibit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 263
clock signal . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 133
data input signal . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 133
data output signal . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 133
debug . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 268
L2 cache testing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 264
-logic-reset state . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 262
mode select . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 134
register 12 (TR12). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 46
registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 255
reset . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 134
scan chain (table) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 257
signal timing (figure) . . . . . . . . . . . . . . . . . . . . . . . . . . . . 314
signal timing (table) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 310
signals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 254
tag array testing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 264
test access port (TAP). . . . . . . . . . . . . . . . . . . . . . . . . . . . 253
three-state test mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . 252
instructions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 259
capacitance . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 290
BYPASS . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 260
EXTEST . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 260
HIGHZ . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 260
Preliminary Information
,
315
,
317
Thermal . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 317
Third-Party Support . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . iv
Three-State Test Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 252
Time Stamp Counter Register (TSC). . . . . . . . . . . . . . . . . . . 46
Timing
TLB . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 206
TMS Signal . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 134
TR12 . . . . . . . . . . . . . . . . . . . . . . . . 44
Transition . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 157
Translation Lookaside Buffer (TLB) . . . . . . . . . . . . . . . . . . 205
TRST# Signal . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 134
TSC . . . . . . . . . . . . . . . . . . . . . . . . . .44
TSS . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 55
U
UC Memory Type . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 49
UC/WC Cacheability Control Register (UWCCR) . . 200
Uncacheable Memory . . . . . . . . . . . . . . . . . . . . . . 49
UWCCR . . . . . . . . . . . . . . . . . . . . . . . . . 49
V
VCC2 Pins
VCC2DET Signal . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 135
VCC2H/L# Signal. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 136
VCC3 Pins
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 210
registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 255
signals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 254
states
design . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 315
extended temperature rating . . . . . . . . . . . . . . . . . . . . . . 315
heat dissipation path. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 318
layout and airflow consideration . . . . . . . . . . . . . . . . . . . 319
measuring case temperature (figure) . . . . . . . . . . . . . . . 319
model . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 317
package specifications . . . . . . . . . . . . . . . . . . . . . . . . . . . 315
bus cycles (figures) . . . . . . . . . . . . . . . . . . . . . . . . . .159
switching characteristics (figures) . . . . . . . . . . . . . .311
absolute ranges . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 289
operating ranges . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 288
pin designations (table) . . . . . . . . . . . . . . . . . . . . . 327
power connections . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 293
processor voltage . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 293
RESET requirements . . . . . . . . . . . . . . . . . . . . . . . . . . . . 200
absolute ranges . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 289
I/O voltage . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 293
operating ranges . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 288
pin designations (table) . . . . . . . . . . . . . . . . . . . . . 327
IDCODE . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 260
SAMPLE/PRELOAD . . . . . . . . . . . . . . . . . . . . . . . . . . . 260
boundary scan (BSR). . . . . . . . . . . . . . . . . . . . . . . . . . . 255
bypass (BR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 259
device identification (DIR) . . . . . . . . . . . . . . . . . . . . . 258
instruction register (IR) . . . . . . . . . . . . . . . . . . . . . . . . 255
capture-DR . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 262
capture-IR . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 262
shift-DR . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 262
shift-IR . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 262
state machine. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 260
test-logic-reset . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 262
update-DR . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 262
update-IR . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 262
23543A/0—September 2000
,
,
46
46
,
,
,
202
200
202
,
61
,
,
,
210
202
280
62
,
,
,
,
,
218
281
244
210
320
230
,
Index
,
,
,
,
,
,
202
321
197
314
263
283
273
231
232
331
331
,

Related parts for AMD-K6-IIIE+550ACR